为了消除FFT频谱泄漏和栅栏效应,提高谐波分析精度,文中给出了用高速A/D采集IPcore来实现电网数据实时采集的设计方法,同时采用数字锁相倍频同步方法进行了误差修正.其中全数字锁相倍频电路和A/D采集控制电路均采用VHDL语言和可编程逻辑器件设计实现,并用quartusⅡ软件进行了仿真.
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
Lesson31:时序分析基础—专辑:《quartus 教学视频》
FPGA/集成电路 笔试面试题09090001
FPGA/集成电路 笔试面试题09090003_0
Lesson32:如何使用TimeQuest—专辑:《quartus 教学视频》
第1讲:FPGA系统设计基础--华清远见fpga培训视频教程
Cocktail
x