《数字电路基础》刘红云.zip
时间:04-27 11:58
查看:4680次
下载:162次
简介:
数字电路基础.pdf 是通信、电子信息等相关专业的基础课教材,全书共分7章,主要内容有:数字逻辑基础、组合逻辑电路、时序逻辑电路、脉冲信号的产生与变换电路、半导体存储器、数模与模数转换器、PLD和Verilog-HDL简介,各章配有例题、小结及习题。本书内容丰富、结构合理、实用性强,既可作为通信、电子信息等相关专业的专科、本科教材,也可以作为从事相关专业的技术人员参考书。本书建议学时为60~80学时。
数字电路基础
作者:刘红云,邱太俊 主编
出版社:西南交通大学出版社出版。
目录
第1章 数字逻辑基础
1.1 绪论
1.1.1 数字电路的基本概念
1.1.2 数字电路的发展趋势与分类
1.2 数制与代码
1.2.1 数制的基本概念
1.2.2 常用进位计数制
1.2.3 数制转换
1.2.4 常用代码
1.2.5 带符号二进制数的表示法
1.3 逻辑代数基础
1.3.1 逻辑代数的基本运算
1.3.2 常用复合逻辑
1.3.3 正负逻辑
1.4 逻辑代数的基本公式和运算规则
1.4.1 逻辑代数的基本公式
1.4.2 逻辑代数的基本规则
1.5 逻辑函数的描述方法
1.5.1 真值表描述法
1.5.2 逻辑函数表达式描述法
1.5.3 逻辑图描述法
1.5.4 波形图(时序图)描述法
1.6 逻辑函数的化简
1.6.1 化简逻辑函数的意义
1.6.2 逻辑函数的公式化简法
1.6.3 逻辑函数的卡诺图化简法
1.6.4 有关项及无关项的应用
小结
习题一
第2章 组合逻辑电路
2.1 集成逻辑门
2.1.1 TTL逻辑门电路
2.1.2 COMS逻辑门电路
2.1.3 集成逻辑门电路的使用
2.2 组合逻辑电路的分析与设计
2.2.1 组合电路分析
2.2.2 组合电路设计
2.3 组合逻辑模块及其应用
2.3.1 编码器
2.3.2 译码器
2.3.3 数据选择器
2.3.4 数值比较器与数据分配器
2.3.5 算术运算电路
2.4 组合逻辑电路中的竞争与冒险
2.4.1 竞争与冒险现象
2.4.2 逻辑险象的识别
2.4.3 逻辑险象的消除方法
小结
习题二
第3章 时序逻辑电路
3.1 时序逻辑电路的基本概念
3.1.1 时序逻辑电路的特点
3.1.2 时序逻辑电路的描述方法
3.1.3 时序逻辑电路的分类
3.2 触发器
3.2.1 基本RS触发器
3.2.2 同步RS触发器
3.2.3 集成触发器
3.3 时序逻辑电路的分析方法
3.3.1 同步时序逻辑电路的分析
3.3.2 异步时序逻辑电路的分析
3.4 寄存器
3.4.1 数码寄存器
3.4.2 移位寄存器
3.4.3 集成移位寄存器的应用
3.5 计数器
3.5.1 二进制计数器
3.5.2 非二进制计数器
3.5.3 计数器的应用
3.6 同步时序逻辑电路的设计方法
3.6.1 基于触发器的设计
3.6.2 基于MSl集成芯片的设计
小结
习题三
第4章 脉冲信号的产生与变换电路
4.1 矩形脉冲的基本特性
4.1.1 矩形脉冲的波形示意图
4.1.2 矩形脉冲的特性参数
4.2 555定时器
4.2.1 555定时器的电路组成
4.2.2 555定时器的基本功能
4.2.3 555定时器的基本工作过程
4.3 多谐振荡器
4.3.1 用555定时器组成的多谐振荡器
4.3.2 石英晶体多谐振荡器
4.4 施密特触发器
4.4.1 用555定时器构成的施密特触发器
4.4.2 用非门构成的施密特触发器
4.4.3 施密特触发器基本应用举例
4.5 单稳态触发器
4.5.1 用555定时器构成的单稳态触发器
4.5.2 用集成门构成的单稳态触发器
小结
习题四
第5章 半导体存储器
5.1 半导体存储器概述
5.2 只读存储器(ROM)
5.2.1 固定ROM
5.2.2 可编程ROM(PROM)
5.2.3 电擦除PROM(E2PROM)
5.2.4 用ROM实现组合逻辑函数
5.3 随机存取存储器(RAM)
5.3.1 RAM的一般结构
5.3.2 RAM存储容量的扩展
小结
习题五
第6章 数模与模数转换器
6.1 数模转换器
6.1.1 数模(D/A)转换器的基本概念
6.1.2 D/A转换器的原理和方法
6.1.3 D/A转换器的主要技术指标
6.1.4 常用集成D/A转换器及其应用
6.2 模数转换器
6.2.1 A/D转换器的基本概念
6.2.2 A/D转换器的类型
6.2.3 A/D转换器的主要技术指标
6.2.4 集成A/D转换器ADC0809及其应用
小结
习题六
第7章 PLD和Verilog-HDL简介
7.1 PLD基础知识
7.1.1 PLD的分类
7.1.2 PLD器件设计数字系统的优越性
7.1.3 PLD的基本结构和基本原理
7.1.4 采用CPLD/FPGA设计数字系统的方法与特点
7.2 Verilog-HDL简介
7.2.1 Verilog-HDL模块的基本结构
7.2.2 Verilog-HDL的基本词法定义
7.2.3 Verilog-HDL的数据类型
7.2.4 Verilog-HDL的运算符和表达式
7.2.5 Verilog-HDL基本语句
7.3 Verilog-HDL建模实例
7.3.1 组合电路模型实例
7.3.2 时序电路模型实例
7.3.3 状态机模型示例
小结
习题七
参考文献