基于FPGA的高分辨率贝尔CFA插值算法的设计与实现.pdf
时间:05-30 10:30
查看:1266次
下载:162次
简介:
实现了基于 FPGA 的双线性 CFA 插值算法。该算法的处理对象是每个像素为 8 bit的 XGA @15 Hz 的 Bayer 模板数据 ,目的是能得到每个像素是 24 bit 的 XGA @15 Hz 的彩色图像数据。输入的数据先进入缓存模块 ,缓存模块是由 FPGA 内部的双口的 RAM 构成 ,从缓存中输出的数据被分成奇行组和偶行组 ,然后奇行组的数据经选择器进入奇行奇列运算块和奇行偶列运算块 ,偶行组的数据经选择器进入偶行奇列运算块和偶行偶列运算块 ,最后在插值控制模块的作用下 ,各运算块处理的数据经输出选择器输出。