采用FPGA实现测量核心部分,使用硬件描述语言VHDL将数字鉴相、消抖滤波、频率测量、MCU接口逻辑模块集成在一片FPGA.相对传统测量方案具有元件数量少、测量精度高和抗干扰能力强的特点.经测试证明,本仪器工作稳定,测量精度符合设计要求.
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
Lesson31:时序分析基础—专辑:《quartus 教学视频》
FPGA/集成电路 笔试面试题09090001
FPGA/集成电路 笔试面试题09090003_0
Lesson32:如何使用TimeQuest—专辑:《quartus 教学视频》
第1讲:FPGA系统设计基础--华清远见fpga培训视频教程
x