采用FPGA 器件EP1C12Q240C8 实现对高速A / D 转换芯片ADC08200 的实时采样控制,解决了传统方法的速度问题。使用VHDL 语言采用自顶向下的设计方法编写出源程序;结合FIFO 存储器的设计实现了高速A/D 采集转换和转换后的数据存储,并给出了采样存储电路原理图。数据处理可通过与SoPC 技术结合实现。
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
Lesson31:时序分析基础—专辑:《quartus 教学视频》
FPGA/集成电路 笔试面试题09090001
FPGA/集成电路 笔试面试题09090003_0
Lesson32:如何使用TimeQuest—专辑:《quartus 教学视频》
第1讲:FPGA系统设计基础--华清远见fpga培训视频教程
x