为实现高采样率、宽频带的数字示波器,设计了以STM32 和FPGA 为控制核心的数字示波器。硬件平台主要采用了AD603 电压程控增益放大器作为前端信号调理电路,ADS830 高速宽带模数转换器和IDT7208 高速缓存作为数字采集电路,以Labview 界面显示。另外,通过采用自适应频率采集处理算法采集和还原信号波形。经实验测试,性能达到设计要求。
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
Lesson31:时序分析基础—专辑:《quartus 教学视频》
FPGA/集成电路 笔试面试题09090001
FPGA/集成电路 笔试面试题09090003_0
Lesson32:如何使用TimeQuest—专辑:《quartus 教学视频》
第1讲:FPGA系统设计基础--华清远见fpga培训视频教程
x