介绍了一种基于FPGA的1024点32位浮点FFT处理器的设计。采用改进的蝶形运算单元,减小了系统的硬件消耗,改善了系统的性能。详细讨论了32位浮点加法器/ 减法器、乘法器的分级流水技术,提高了系统性能。浮点算法的采用使得系统具有较高的处理精度。
东南大学吴镇扬数字信号处理-四FIR滤波器的设计方法2
东南大学吴镇扬数字信号处理-四FIR滤波器的设计方法11
数字信号处理02—专辑:《数字信号处理(全)》
数字信号处理01—专辑:《数字信号处理(全)》
DSP TMS320C6748 视频教程 S1-CCS 集成开发环境 下
东南大学吴镇扬数字信号处理-四FIR滤波器的设计方法12
东南大学吴镇扬数字信号处理-四FIR滤波器的设计方法7
DSP5509开发板视频教程第七讲 数字信号处理FIR和IIR滤波器实验—手把手学DSP
x