-
OmniClock系列支持从8 kHz到200 MHz的任意输出频率,有三个单 ...
by
粽子糖果 | 发表时间 2017-06-06
|1220次查看
-
本实例使用Quartus II中用于例化IP核的Megafunction配置一个PLL模块,PL ...
by
lotuse | 发表时间 2016-09-18
|1220次查看
-
本文根据2.5Gbps高速串行收发器的工作实际,为降低后续电路设计难度,采用工作速率较高的电流模式逻 ...
by
永不止步步 | 发表时间 2014-10-10
|1217次查看
-
本文介绍了射频控制模块中定时发送器" style="color:blue;text-decorati ...
by
期待 | 发表时间 2015-05-23
|1216次查看
-
基于FPGA的时钟设计 ...
by
黑魔 | 发表时间 2014-03-15
|1215次查看
-
一般正常运行时,我们使用的时HSE(外部高速时钟源),当准备进入低功耗时,我们会切换到内部高速时钟H ...
by
王者风范 | 发表时间 2015-12-17
|1214次查看
-
LPC2141/2142/2144/2146/2148是基于一个支持实时仿真和嵌入式跟踪的32/16 ...
by
王者风范 | 发表时间 2015-11-09
|1211次查看
-
1、与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语 2、全局时钟资源的使用方 ...
by
lotuse | 发表时间 2016-09-23
|1211次查看
-
通过文章来把这些DDR关键技术再给大家介绍一下。 ...
by
深圳一博科技 | 发表时间 2016-12-14
|1209次查看
-
本文采用该系统对不同标准频率进行测试后,得到该系统的频率测量准确度:±0.15 PPM,日误差 ...
by
Dabing | 发表时间 2015-02-16
|1209次查看
-
上面一篇给出了MSP430时钟系统的大体框架。下面我们将具体看一下每个时钟模块的内部结构,看一下他们 ...
by
冯大同 | 发表时间 2013-12-13
|1206次查看
-
在设计FPGA项目的时候,对时钟进行约束,但是因为算法或者硬件的原因,都使得时钟约束出现超差现象,接 ...
by
永不止步步 | 发表时间 2015-07-15
|1205次查看
-
当产生门控时钟的组合逻辑超过一级时,证设计项目的可靠性变得很困难。即使样机或仿真结果没有显示出静态险 ...
by
粽子糖果 | 发表时间 2017-01-17
|1199次查看
-
系统的设计师们面临着许多新的挑战,例如使用采用了串行器/解串器(SERDES)技术的高速串行接口来 ...
by
独狼 | 发表时间 2016-05-04
|1197次查看
-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组 ...
by
宝啦宝呀 | 发表时间 2015-04-21
|1197次查看
-
单片机体积小、重量轻、抗干扰能力强、环境要求不高、价格低廉、可靠性高、灵活性好、开发较为容易。尤其是 ...
by
Dabing | 发表时间 2015-04-09
|1197次查看
-
本文回答了关于零漂移运算放大器的一些问题,其中有:什么是零漂移放大器?零漂移放大器适合哪些应用?自稳 ...
by
宝啦宝呀 | 发表时间 2015-04-23
|1194次查看
-
本文重点要讨论的是,路径过长时,如何通过增加有用时钟延迟(useful skew) 来达到时序的满足 ...
-
1. STM32的时钟系统 2. STM32时钟的初始化 3. SysTick定时器 4. 工程实现 ...
by
lotuse | 发表时间 2016-08-30
|1188次查看
-
三星SAM8系列单片机是8位CMOS型微控制器,该系列单片机具有功耗超低、多样型号、资源丰富、CPU ...
by
期待 | 发表时间 2015-03-25
|1186次查看