-
高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分:
普通SI问题:即反射、串扰、过冲、下冲、单调性等;...
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
原理图原理图生成PCB时老出错,改了好久改不对,求大神指点,
-
Cadence Allegro PCB 铺铜(覆铜)Shape呈格点状填充而不是完整全铜显示问题–Allegro技巧
Cadence Allegro P...
-
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
-
Cadence Allegro 网表成功导入,准备布局布线,把器件的飞线打开,预估一下器件间的网络连接关系,却发现很凌乱有木有,电源、地网络鼠线显示的一堆,非常碍眼。
其实电...
-
电源电路是一个电子产品的重要组成部分,电源电路设计的好坏,直接牵连产品性能的好坏。我们电子产品的电源电路主要有线性电源和高频开关电源。从理论上讲,线性电源是用户需要...
-
1)IPC-ESD-2020: 静电放电控制程序开发的联合标准。包括静电放电控制程序所必须的设计、建立、实现和维护。根据某些军事组织和商业组织的历史经验,为静电放电敏感时期进行处理...
-
1、逻辑门:
2、运放:
1,(图1)
一个开环的运放将饱和在电源的一个端电源上,因为是浮空状态。所以会拾取一些干扰噪声,有时候还可以产生一些...
-
关于出现 Protel 99 SE 'Format '%x' invalid or incompatible with argument' 的分析。
之前在笔记本上从来没出现过这...
-
在纠结n多天后,这块,自主研发的mp3电路板终于画好了,其过程那可真叫一个纠结阿,那线布的,蜿蜒曲折,好似游龙戏水一般,呵呵。
不过纠结了半天,总算是画出来了,貌似还像这么回事,...
-
请教各位!如上图所示,从焊盘引线为锐角,而非常见的直角或边角出线,会有什么问题?
为什么不建议这样?对于PCB加工会有什么影响?
另外,上图中的T形走线也是不建议的,为什么...
-
以前介绍过很多软板 的生产工序,实际前工序都是为蚀刻所准备的,但蚀刻自身的工艺条件也是很重要的。
&nbs...
-
屏蔽壳常用于保护微波印刷电路板。屏蔽壳在保护PCB免受环境影响的同时,也会改变电路的电气性能。如果了解屏蔽壳的影响以及如何预测这些影响,就能提高大多数现代计算机辅助工程(CAE)仿...
-
有时候在不增加PCB走线宽度的情况下提高走线通过的电流,通常是在PCB走线上镀锡(或叫上锡),下面以Protel DXP2004为例讲一下如何对需要上锡的走线处理。
...
-
protel所产生的gerber,都是统一规范的,具体表现以下方面:
1.扩展名的第一位g一般指gerber的意思
2.扩展名的第二位代表层的面,b...
-
圆形焊盘——广泛用于元件规则排列的单、双面印制板中。若板的密度允许,焊盘可大些,焊接时不至于脱落。
岛形焊盘—...
-
PCB各层介绍和AltiumDesigner画PCB时的规则设置
好久没画过板了,最近因为毕设,硬件软件全部得自己来,不得不重新打开闲置很久的AltiumDesig...
-
下面谈谈我们LATOUT攻城狮对DDR3设计那些事情了,那么布局自然是首当其冲了。
对于DDR3的布局我们首先需要确认芯片是否支持FLY-BY走线拓扑结构,来确定我们是使用T拓扑...