1. 如果是人工焊接,要养成好的习惯,首先,焊接前要目视检查一遍PCB板,并用万用表检查关键电路(特别是电源与地)是否短路;
1.AD 中新建CAM文件(File-New-CAM Document)
2.将gerber文件导入(File-Improt-Gerber)
3.导入NC Drill文件(Fi...
【转】capture CIS与Allegro交互布局 ————作者:吴川斌1. 打开原题图,Options->P...
在绘制原理图和PCB的时候,因为经常变动所以我们会需要常常进行文件保存工作,如果手动保存,可能我们在绘制原理图或PCB文件过于认真忘记保存,或者还没保存就出现电脑当机的现象,导致我...
关于PCB布板,尤其是新功能的板子,按照我的经验 一般按照以下的流程画板子
一、元器件布局
对于我来说,放置完元器件,布线工作基本上就完成了绝大部分...
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
PADS9.3 画图。最后铺铜。鼠标右键 select shapes ,选中copper pour ,右键 flo...
Orcade原理图导入到allegro PCB后,画好边框就可以通过quickplace 将元件放到边框的四周了。这个比较easy,但是place的元件比较杂乱无章,后面PCB布局...
toP 顶层 PCB设计走线和放元器件
BOTtoM 底层 PCB设计走线和放元器件
LAYER- 3至LAYER-120 普通层 可以PCB设计走线,但不可放元器件。不需要那...
Package Geomerty 封装的几何尺寸 Assembly 装配层 表示元器件的实体大小,贴片机焊接时候才用得到
Pastemask 钢网层 是正显层 有表示有 无表...
Cadence Allegro PCB 铺铜(覆铜)Shape呈格点状填充而不是完整全铜显示问题–Allegro技巧
Cadence Allegro P...
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
Cadence Allegro PCB Shpae 如何设置透明度,使铺铜Shape半透明显示–Allegro技巧
如何使得Cadence Allegr...
Cadence Allegro 如何关闭铺铜(覆铜)shape的显示和设置shape显示模式–allegro小技巧
Cadence Allegro 画完...