-
下面谈谈我们LAtoUT攻城狮对DDR3设计那些事情了,那么布局自然是首当其冲了。
对于DDR3的布局我们首先需要确认芯片是否支持FLY-BY走线拓扑结构,来确定我们是使用T拓扑...
-
高速PCB设计中层叠结构的设计建议:
1、PCB叠层方式推荐为Foil叠法
2、尽可能减少PP片和CORE型号及种类在同一层叠中的使用(每层介质不超过3张PP叠层)
3、两层...
-
刚刚用PADS画完了一块CYCLONE的电路板~完整的了解了一下PADS的工作流程~
以前画了那么多板都是用的protel系列,从99到DXP~最熟的还是DXP~
现在来把DX...
-
在PCB中导入网络表时竟然一直提示failed to add class member,把原理图和封装重新检查了之后,确定没有问题,可以还是报错。
然后,果断百度吧...
-
一大早起来准备画图,打开DXP ,出现了“file type not recognised” ,
奇怪啊,怎么出现这个,接着打开昨天画了一半的PCB和原理...
-
单位换算
1mil = 0.0254 mm
1mm = 39.3701 mil
默认情况下我们更倾向于使用mil单位绘制PCB板。
1 新建工程,...
-
对于Solder Mask Layers 和Paste Mask layers这个两个概念,有很多初学者不太理解这两个层的概念,因为它们的确有一些相似的地方。 Solde...
-
根据具体情况,可以有四种方式更新封装。
1、常规操作,直接从原理图导入PCB;
2、如果原理图part已经更新,勾选Preference页的Compare PCB Deca...
-
工具: PADS 9.3
原理图:PADS Logic
## File -> New ; 新建个空白带border的图纸。
## 如果觉得默认sizeB的边...
-
工具: PADS 9.3
原理图:DxDesigner
主要任务: 1、建新原理图; 2、基本工程配置; 3、加页边框; 4、新建symbol文件; 5、添加元件;...
-
一、QFN封装PCB设计基本介绍
QFN(Quad Flat No Lead)是一种相对比较新的IC封装形式,但由于其独特的优势,其应用得到了快速的增长。QFN是一种无引脚封装,...
-
作为一个电子工程师,设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作...
-
很多朋友在工作过程中经常会碰到各种不同格式的PCB设计文件,本人总结了下文件后缀对应的格式,希望对大家能有帮助.
1).pcb。最常见的后缀,很多PCB设计文件都是这一后缀,其中...
-
模拟信号尤其是类似0~数十MHz video信号宽带电路时,电路图上详细标示信号的流动路径与组件位置非常重要。图1 是电流复归型video 用OP 增幅器HA-5020 构成的影像...
-
在PCB抄板、PCB设计等过程中,由于不同软件平台之间的数据或文件格式不同,常常需要借助其他的工具进行平台或文件格式的转换,本文我们将为大家介绍从PROTEL到ALLEGRO的转换...
-
PCB设计中层叠结构的设计建议:
1、PCB叠层方式推荐为Foil叠法
2、尽可能减少PP片和CORE型号及种类在同一层叠中的使用(每层介质不超过3张PP叠层)
3、两层之间...
-
针对新板调试,不针对EVM板。
TI XDS560连上DM8168 20pin仿真接口
launch 8168.ccxml,右击CortexA8,选择Connect Targe...
-
版本:Cadence SPB16.5
Design Entry CIS 中的 OrCAD Capture CIS 一直都能正常使用
但是有一次打开,卡住进不了主界面...
-
使用Capture CIS 生成网表时,出现错误:
Unable to open ...\tools\capture\allegro.cfg for reading. Pleas...
-
第一次由已绘制好的原理图来进行PCB绘制,低水平、经验的总结,不够供TA人参考。
需求:原理图已经绘制,并已经导入PCB(A.PCB)内,线已经布了一部分。需要从新...