-
摘要:采用MATLAB辅助DSP程序的开发和调试,能加快DSP应用程序的开发。实时数据交换(RTDX)为设计、验证DSP算法提供了一个快速、方便的解决方案。本文对RTDX的工作原理...
来自
仿真|by
银火虫 |发表时间 2016-06-12
|0个回复
-
这种排阻的表示方法在proteus中是怎么样的啊
来自
仿真|by
永不止步步 |发表时间 2016-10-26
|1个回复
-
“Pin ON1 is not modelled” “Pin ON2 is not modelled”
一个是在仿真...
来自
仿真|by
永不止步步 |发表时间 2016-10-26
|2个回复
-
在器件上右键--编辑属性--隐藏的引脚--输入相应的网络名即可若就是想看到的话--右键--分解--会出现两条灰色的引脚--在引脚上--右键--编辑属性--&ldquo...
来自
仿真|by
永不止步步 |发表时间 2016-10-26
|1个回复
-
LDR 或者 TORCH_LDR
来自
仿真|by
永不止步步 |发表时间 2016-10-27
|0个回复
-
问题:我最近也在用Proteus做PCB,请问Proteus的3D模型怎么用,3D模型需要什么格式的,我用3Dmax制作了一些元件的3D模型,但是不知该如何放到Proteus里面用...
来自
仿真|by
永不止步步 |发表时间 2016-10-27
|0个回复
-
我是win8系统 用proteus7.8仿真 运行的时候出现如图所示的错误 怎么解决?
答案:你动51电源选项了?
 ...
来自
仿真|by
永不止步步 |发表时间 2016-10-28
|0个回复
-
当要用多个连续的网络标号时,按A 然后在出现的窗口中输入“NET=P0.#”(这里假设用的是P0口),#号表示从0开始,然后在相应的地...
来自
仿真|by
永不止步步 |发表时间 2016-10-28
|0个回复
-
proteus仿真时出现两个错误 第一个Cannot open 'C:\User\***\AppDate\Local\Temp\LISA4832.SDF'第二个是Si...
来自
仿真|by
永不止步步 |发表时间 2016-10-29
|0个回复
-
在做PCIE ip core仿真时,安装的modelsim se 10.0a在编译xilinx的unisims 一直提示can't determine language ...
来自
仿真|by
永不止步步 |发表时间 2016-11-10
|0个回复
-
Pspice现在是集成到Cadence中的一个电路仿真工具,能通过Pspice模型的原理图仿真电路的输出结果。其大致步骤是:
1. 创建仿真工程
执行菜单命令File->...
来自
仿真|by
永不止步步 |发表时间 2017-02-17
|0个回复
-
今天直接用modelsim建立工程仿真某个verilog文件,比较特殊的地方是,dcfifo属于原语调用的方式,如下图
当用quartus调用modelsim...
来自
仿真|by
永不止步步 |发表时间 2017-02-18
|0个回复
-
Proteus7.6增加了MSP430系列单片机,iar embedded workbench 和Proteus7.6联调可完成对MSP430的软件仿真,步骤如下。
1.&nbs...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
在CCS3.3环境下用SEED-XDS560PLUS仿真器连接oMAPL138时报的错误如下:
Error connecting to the target:
Error 0x...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
由于本公司市场产品统一采用TI DSP芯片(TMS320LF2403、TMS320LF2407)做研发。生产【高端园林机械自动化】直流无刷马达产品销往欧盟各地,它的工作电压DC 5...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
TMS320F206(以下简称F206)是C2XX系列DSP中的一个产品,其独有的片内32KB的闪速存储器FLASH使其仿真调试与众不同。F206带有程序、数据和I/O三个相互独立...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
近日拿到合众达的SEED-XDS560仿真器,按照手册的说法开始安装CCS4并连接仿真器,郁闷的是折腾了很长时间总是弹出出错的对话框@_@,无法连接仿真器。
在网上搜了一圈,似乎...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
主要步骤:1.建立工程new->New project Wizard2.输入verilog文件new->verilog hdl file
来自
仿真|by
永不止步步 |发表时间 2017-03-23
|0个回复
-
Multisim使用技巧:
1、器件旋转 (菜单Edit-->orientation)
90°旋转:Ctrl+R
器件水平...
来自
仿真|by
永不止步步 |发表时间 2017-04-13
|0个回复
-
操作系统: WinXP 32bit
仿真器: SEED-XDS560 Plus
开发环境: CCS 5.2
目标处理器: TMS320 C6727
############...
来自
仿真|by
一见钟情 |发表时间 2017-09-21
|0个回复