-
系统滴答定时器,在操作系统中是十分重要的,它可以提供一个好的系统时钟节拍,就和我们的心脏一样,跳动着一定的频率。它则为系统的运行提供了一个好的时间基准。这里呢,我们将使用它来完成一...
-
MSP430(F5529)相比MSP430(F149)来讲,功能更加强大。
UCS简介MSP430F5XX/MSP430F6XX系列器件的UCS包含有五种时钟源,依次是:XT1C...
-
软件环境:windows7旗舰版,IAR V6105(EWARM-EV-WEB-6105) ARM芯片:飞思卡尔K60N512VMD100 (cortex-m4核心)
...
-
在刚开始使用低功耗的时候照葫芦画瓢(好像是LIERDA的一个技术支持工程师给我的例程),喜欢将低功耗的代码写成:
for(;;)
{
_BIS_SR(LPM0_bits);
...
-
之前已经对MSP430F4250的SD16_A进行了入门级的了解和设置,但由于项目有要求:
AD——模拟信号频率范围100~20kHz,采样率40kHz,...
-
1.关于MSP430F4250:
2.关于MSP430F4250 AD:
参考MSP430X4XXFamily User’s Guide:
关于16位AD采样...
-
今天在阅读RF_Example_Code_v1.0中头文件cc430x613x.h时发现了几部分的疑问。
首先来看一下cc430x613x.h 中的3个#d...
-
(1)获取资料
购买有关书籍,并到杭州利尔达公司网站和TI网站获取资料,例如,在网上可以找到FET使用指导、MSP430 ...
-
题外话:
总感觉“年轻人”在字面上不准确,本人更喜欢用“年青人”
同时又感觉“青年人”的现实处境很诡异,...
-
soc中如果让FPGA和HPS同时控制某一个输入或输出会不会出现矛盾?
这是我之前问别人的一个问题。
其实答案很明显,让FPGA和HPS同时控制某一个输入或输出是不可能的事情。...
-
背景:Xilinx公司的FPGA ,ISE 13.4 开发环境, verilog HDL语言
问题描述:检查语法没有错误,用modelsim仿真也可以,但...
-
复位对于FPGA设计很重要,一些很奇怪而找不到原因的问题很有可能是由于复位造成的,本人就因为没理解好复位情况而受困扰几天。
复位信号可以是高电平也可以是低电平复位。并且电路分外部...
-
问:从WORD文件中拷贝出来的符号,为什么不能够在PROTEL中正常显示复:请问你是在SCH环境,还是在PCB环境,在PCB环境是有一些特殊字符不能显示,因为那时保留字。
问:n...
-
缩短PCB设计周期已成为一个常规问题。设计师也面临着电路板技术的急剧变化,如处理速度越来越快,IC封装日趋复杂,从而为本是设计流程中最简单环节的PCB设...
-
以一个实际的硬件设计项目为例,和大家一同探讨硬件开发的基本准则和思想,同时欢迎大家积极提出自己的问题和观点。1 充分了解各方的设计需求,确定合适的解决方案
-
第十二讲 三极管工作机理
三极管工作时,需要外加特定的电压,按要求,其发射结外加正向电压即发射结的P端加+...
-
在学习电流源和电压源时,关于电源内阻的问题经常会困惑很多人,只记得电压源与外界负载连接时认为内阻是和外界负载串联;电流源与外界负载连接时认为内阻是和外界负载并联,使用时要求电压源内...
-
1、运放输出端加一小电阻的作用?
答:运放输出短路的保护方法很简单,只要用一个小电阻R串接于运放的输出端,如图所示,就能防止输出短路失效。如果这个电阻...
-
本文主要为双管阻容耦合放大器及电路故障分析。图1所示是双管阻容耦合放大器。这一多级放大器由两个单级放大器组成,两级放大器之间通过电容耦合,所以称为双管阻容耦合放大器。图1双管阻容耦...
-
前两日,远方的朋友问我一个问题,在某IC卡电路的输入端串接了0603的100欧电阻,端口打静电多次后,阻值就变大成了几千欧。我问下是否是膜式电阻,回答确认...