-
最大印刷面积:根据最大的PCB尺寸确定。
印刷精度:根据印制板组装密度和元器件的引脚间距或球距的最小尺寸确定,一般要求达到±0.025mm。
印刷...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线...
-
PCB各层介绍和AltiumDesigner画PCB时的规则设置
好久没画过板了,最近因为毕设,硬件软件全部得自己来,不得不重新打开闲置很久的AltiumDesig...
-
请教各位关于6410板的PCB设计问题
第一次做0.5mm的BGA,想用6层通孔板里做,问了好多PCB厂家,大多是过孔无法加工0.15mm的通孔或是无法小于3mil...
-
下面谈谈我们LATOUT攻城狮对DDR3设计那些事情了,那么布局自然是首当其冲了。
对于DDR3的布局我们首先需要确认芯片是否支持FLY-BY走线拓扑结构,来确定我们是使用T拓扑...
-
单位换算
1mil = 0.0254 mm
1mm = 39.3701 mil
默认情况下我们更倾向于使用mil单位绘制PCB板。
1 新建工程,...
-
任何一个电子项目,几乎都要或多或少使用一些接插件,最简单的就是排针排座了。别小看接插件,接插件的使用不当,将使产品完全无法使用。
这里根据自己的经验总结一些接插件的...
-
工具: PADS 9.3
原理图:PADS Logic
## File -> New ; 新建个空白带border的图纸。
## 如果觉得默认sizeB的边...
-
电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。总的来说叠层设计主要要遵从两个规矩:
1. 每个走线层都必须有一个邻近的参考层(电...
-
一、QFN封装PCB设计基本介绍
QFN(Quad Flat No Lead)是一种相对比较新的IC封装形式,但由于其独特的优势,其应用得到了快速的增长。QFN是一种无引脚封装,...
-
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最...
-
出于让PCB 焊接时尽可能不变形的目的,大部分PCB 生产厂家会要求PCB 设计者在PCB 的空旷区域填充铜皮或者网格状的地线。但是我们的工程师对这个“填充&rdquo...
-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它...
-
第一次由已绘制好的原理图来进行PCB绘制,低水平、经验的总结,不够供TA人参考。
需求:原理图已经绘制,并已经导入PCB(A.PCB)内,线已经布了一部分。需要从新...
-
为了减少走线之间的窜扰,提高信号质量,应保证线间距足够大;常规中,当走线中心间距不少于3倍线宽时,则可保持70%的电场不互相干...
-
可能是NXP对自家LPC link的骄傲,这小八脚的开发板,居然提供了一个NXP自家的十脚的JTAG口,关键吧,还是1.27mm间距的,这玩儿,谁搞得起啊。当然实际上的调试是通过S...
-
一、无线模块选型。根据无线通讯的频段,平常用的无线模块主要有315MHZ,433MHZ,2.4GHZ。2.4G最近貌似比较火,像24L01,好多开发板上都配这一款芯片...
-
问:从WORD文件中拷贝出来的符号,为什么不能够在PROTEL中正常显示复:请问你是在SCH环境,还是在PCB环境,在PCB环境是有一些特殊字符不能显示,因为那时保留字。
问:n...
-
摘要: 探讨使用PROTEL 设计软件实现高速电路印制电路板设计的过程中,需要注意的一些布局与布线方面的相关原则问题,提供一些实用的、经过验证的高速电路布局、布线技术,提高了高速电...
-
初学者在PCB绘图时边布线边逐条对照以上基本原则,布线完成后再用此规则检查一遍。久之,必有效果。古人云:履,坚冰至。天下之事,天才者毕竟居少,惟有持之以恒,方见成效。一...