l 打破流水线可以优化在流水线设计中各级流水用于复制逻辑的面积。
l 当共享逻辑远远大于控制逻辑的时候,则控制可以用于指导逻辑重用。
l 对于紧凑型设计,面积优化是其最原始需求,可以在所有模块中寻找那些比较相似的功能模块,然后将这类功能模块分配到层级结构中比较全局的地方,并使其可以被多个模块共享使用。
l 不正确的复位策略会使得设计变得不必要的臃肿,而且会阻止某些面积优化。
l 一个可优化的FPGA资源如果被赋予不兼容的复位结构,那么将会使其无法被利用。逻辑功能将会由普通的单元来实现,这样会占用更多的设计面积。
l DSP以及其他多功能资源是典型的无法灵活地使用多种复位策略。
l 不正确地对RAM应用复位将对设计面积产生灾难性影响。
l 占用触发器的置位和复位端口将会阻止某些组合逻辑的优化。
l 当设计面积为关键考虑因素时,尽可能避免使用置位和复位端口。