-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
-
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
-
电源电路是一个电子产品的重要组成部分,电源电路设计的好坏,直接牵连产品性能的好坏。我们电子产品的电源电路主要有线性电源和高频开关电源。从理论上讲,线性电源是用户需要...
-
1、如何选择 PCB 板材?
选择 PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB...
-
关于出现 Protel 99 SE 'Format '%x' invalid or incompatible with argument' 的分析。
之前在笔记本上从来没出现过这...
-
在纠结n多天后,这块,自主研发的mp3电路板终于画好了,其过程那可真叫一个纠结阿,那线布的,蜿蜒曲折,好似游龙戏水一般,呵呵。
不过纠结了半天,总算是画出来了,貌似还像这么回事,...
-
屏蔽壳常用于保护微波印刷电路板。屏蔽壳在保护PCB免受环境影响的同时,也会改变电路的电气性能。如果了解屏蔽壳的影响以及如何预测这些影响,就能提高大多数现代计算机辅助工程(CAE)仿...
-
有时候在不增加PCB走线宽度的情况下提高走线通过的电流,通常是在PCB走线上镀锡(或叫上锡),下面以Protel DXP2004为例讲一下如何对需要上锡的走线处理。
...
-
圆形焊盘——广泛用于元件规则排列的单、双面印制板中。若板的密度允许,焊盘可大些,焊接时不至于脱落。
岛形焊盘—...
-
1、电镀金的一般流程:
2、喷锡的一般流程:
3、FPC的一般流程:...
-
一、前言:
所谓的交互是这样的,在原理图里点击某个元件,在pcb图中就相应的被选中,这样在元器件刚导进pcb中布局放置元器件的时候可以为我们提供很大的方便。
二、前提:
pc...
-
工具: PADS 9.3
原理图:PADS Logic
## File -> New ; 新建个空白带border的图纸。
## 如果觉得默认sizeB的边...
-
工具: PADS 9.3
原理图:DxDesigner
主要任务: 1、建新原理图; 2、基本工程配置; 3、加页边框; 4、新建symbol文件; 5、添加元件;...
-
传输线效应普遍存在于有缺陷高速电路PCB中,其含义为高频电磁波在导电介质中传输时发生的信号发射、干涉、振铃效应、天线效应、衰减、叠加等信号畸变的现象。解决传输线效应的一个有效方法是...
-
印刷电路板回流焊机贴过程中,需要元件具体的位置信息,Allegro导出位置坐标的方法 :
一、打开BRD文件
二、File->Export->Placement :...
-
吸取了上次制板的经验教训,新版本的DM8168又出炉了。。。
第一层:电源、DM8168、DDR3、FPGA、CPLD、Nandflash、USB、以太网、SATA、JTAG等。...
-
新做了8168板,调试DDR3的时候EMIF0遇到了个别数据位出错的问题
DDR3 128MB*8=1GB
我为了测试DDR3的全部空间,把地址存到DDR3中,就是*pdata...
-
使用Allegro时修改shape的网络节点方法:
①选择shape->Select Shape or Void/Cavity
②选择要修改的shape
③点击(....
-
第一次由已绘制好的原理图来进行PCB绘制,低水平、经验的总结,不够供TA人参考。
需求:原理图已经绘制,并已经导入PCB(A.PCB)内,线已经布了一部分。需要从新...