-
1、“在flash中有主存储器和信息存储器,他们有什么不同吗?”1)Flash 中的主存贮器擦除及写入时段的大小为 512B,而信息存储器擦除及写入时段的大...
-
1、msp430在执行主程序之前默认会对将程序中定义的相关变量初始化为0,但当需要在程序中定义大型数组时,最好在数组前加__no__init,告诉编译器这个数组不需要进行初始化,否...
-
看你用FET 还是JTAG还是其他什么的不一样
1. 启动CodeComposerStudioStart→AllPrograms→TexasI...
-
【问题描述】做的MSP430F149板子,外部电源与下载口VCC相连,用并口仿真器下载很顺利,用USB仿真器一直报错,无法完成下载,开发环境使用IAR kickstart。【答复】...
-
【问题描述】求教:我的MSP430F5438最小系统JTAG下载在我电脑上IAR说找不到硬件,但在别人的电脑上却可以下载,软件设置一样,但版本不一样,我电脑上的是IAR5.0的,对...
-
察看readme.txt
Project File Listing
/***************************************************...
-
IAR生成430烧写方法有2种,
第一种是;将工程的debug模式切换成release模式,看图片操作。
那个.d43文件就...
-
今天在阅读RF_Example_Code_v1.0中头文件cc430x613x.h时发现了几部分的疑问。
首先来看一下cc430x613x.h 中的3个#d...
-
(1)获取资料
购买有关书籍,并到杭州利尔达公司网站和TI网站获取资料,例如,在网上可以找到FET使用指导、MSP430 ...
-
1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流 流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
2、画出8031与2716...
-
FPGA成长之路第一篇!
学习FPGA几个月以来 第一篇文章,我不擅长文字表达;就直奔主题了。
今天快下班闲来无事,在写一个点亮数码管的代码,手一抖,突然把编辑区...
-
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx ISE中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
-
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartusII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...
-
本来想着把GTX后面两篇博文找时间写了,但是最近实在是忙,一直在搭图像处理的AXI框架和整FPGA-DSP双平台的板子,下面先和大家分享一下调试心得。
最近调试一块新的Artix...
-
最近有个FPGA+DSP架构的项目,安装了DSP的开发环境CCS,这里介绍下CCS的使用方法。说明:开发TMS320C6678,建议使用CCS5.0以上版本,以下介绍基于CCS5....
-
一:generateVerilog-2001添加了generate循环,允许产生module和primitive的多个实例化,同时也可以产生多个varIAble,net,task,...
-
(一)Quartus警告解析 1.Found clock-sensitive change during activeclock edge at time<tim...
-
任务、函数的定义和调用都包括在一个module的内部,他们一般用于行为级建模,在编写Testbench时用的较多,而在写可综合的代码时要少用。
function的定义:
fun...
-
WARNING:PhysDesignRules:372 - Gated clock. Clock net rd_en&n...
-
如题,,,再附加上程序的控制说明.......是用GW48教学实验箱仿真的
如果对你有帮助,请大家顶上...
程序直接贴上了
控制说明:
1、电子琴:程序设计采用八个输入端...