-
最近在用modelsim对设计进行仿真的过程中发现了一个非常有趣的问题。接下来,让我们跟随着一个设计的仿真来发现问题的原因所在。首先,以调用基于IP核的加法器为例。加法器IP核的参...
-
1.建一个总文件夹,如cnT
2.为源代码,测试台文件,仿真各建一文件夹。如src,Tb,sim
3.编写源代码,TesTbench。如cnT.v,Tb_cnT.v文件,同时文...
-
在verilog程序设计中,我们往往要对一个频率进行任意分频,而且占空比也有一定的要求。这样的话,对于程序就会有一定的要求,本篇文章将在前人经验的基础上做一个简单的总结,实现对一个...
-
烙铁头不沾锡原因分析,及烙铁头保养!
造成烙铁头不沾锡的原因,烙铁头
主要有下列数点,请尽可能避免:
(1)温度过高,超过400℃时...
-
电路板是电子电路的载体,任何的电路设计都需要被安装在一块电路板上,才可以实现其功能。而加工电路板,又是业余电子爱好者感到最头痛的事,往往是:半天时间就设计好的电路,可加...
-
一位同事负责布的一块步进电机驱动板,性能指标老是达不到文档提到的性能,虽然能用,大电流丢步,高速上不去,波形差,在深入分析之后发现违背了一些PCB布线的基本原则,修改之后性能就非常...
-
外热式烙铁头是传统电烙铁焊接所使用的烙铁头,现在使用的比较少了,有时用电烙铁要选外热式电烙铁头还真不知道怎么配套才合适。
下面给出部分外热式烙铁头的一般规格,可以参考!功率来分,...
-
接地无疑是系统设计中最为棘手的问题之一。尽管它的概念相对比较简单,实施起来却很复杂,遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取得良好效果,但如果在某些细节上处理不...
-
星型接地
“星型”接地的理论基础是电路中总有一...
-
想请教几个有关时钟概念的问题。1. 一个 16-biT ,可支持 1Msps 数据输出的 ADC,需要的时钟是不是 16MHz?而且必须是 16MHz 才能达到1Ms...
-
首先打开层管理器(点击L),让所有层都显示,然后你会在pcb界面下看到所有层,点击keepouT,然后再keepouT画线就可以了!搞不定的画继续沟通!
按P、L键,可在Keep...
-
keepouT和Mechanical:
用proTel 99或是dxp系列软件设计的工程师,一定要注意在画线的时候不论画在那一层,在线的属性选项中一定不要随便把keepouT选项...
-
问题1:
在做一个项目时,发现该项目(主要才用原理图设计)可以在QuarTus 9.0版本上编辑,但是无法编译通过,表现在会提示一个弹窗的错误,选择no可以继续进行,...
-
在本学期短短5周的EDA学习中,我初步对这一新的领域有了一个较为系统的理解,也为我的专业学习打开了一个新的思路,那就是电子设...
-
矩量法将连续方程离散化为代数方程组,既适用于求解微分方程,又适用于求解积分方程。他的求解过程简单,求解步骤统一,应用起来比较方便。然而需要一定的数学技巧,如离散化的程度、基函数与权...
-
FDTD用有限差分式替代时域麦克斯韦旋度方程中的微分式,得到关于场分量的有限差分式,针对不同的研究对象,可在不同的坐标系中建模...
-
将有限元法移植到电磁工程领域还是二十世纪六七十年代的事情,它比较新颖。有限元法的优点是适用于具有复杂边界形状或边界条件、含有复...
-
CST的Microwave STudio,大家一直以为它是采用FDTD方法进行仿真,其实它是时域积分法(FITD),当然其实两...
-
SigriTy和cadence allegro license文件在一个文件里,不能同时启动两个软件咋解决
sigriTy被cdence收购后,软件的license做到一个文件里...
-
在Allegro系统中,建立一个零件(Symbol)之前,必须先建立零件的管脚(Pin)。元件封装大体上分两种,表贴和直插。针对不同的封装,需要制作不同...