-
问题导入——编写一个程序,只用两条输出语句,生成一个像半个5*5正方形形状(直角三角形)的#符号图案:
#####
####
###
##
#
...
-
编程中发现float类型数据在跨文件的值调用中会发生异常。举例如下:
test.c
void a(float x1) {&nbs...
-
面试时被问到过,不甚明了,网上百度一下,整合了两个仁兄的文章,如下。:-)
时常在cpp的代码之中看到这样的代码:
#ifdef __cplusplus //c++编译环境中才...
-
下面是一些比较重要的算法,原文罗列了32个,但我觉得有很多是数论里的或是比较生僻的,和计算机的不相干,所以没有选取。下面的这些,有的我们经常在用,有的基本不用。有的很常见,有的很偏...
-
选择一个正确的名字是编程中最重要的事。以前向大家推荐过两篇文章《编程命名中的7+1个提示》 和《编程中的命名设计那点事》,今天再向大家推荐一篇。一个正确的命名可以让你更容...
-
如果在程序中出现了error C3646,那么这个错误可能是由多种问题所导致的,这篇文章将对多种错误及对应解决方法进行分析。
在MSDN的官方网站中,Complier Error...
-
1、在使用ModelSim时必须定义一个自己的目录来放置设计文件,这样做可以与ModelSim原有的库相区别。
2、每次设计之前必须创建新的库来记录编译过程中产生的信息,否则,工...
来自
仿真|by
永不止步步 |发表时间 2015-07-28
|0个回复
-
说到电路中的仿真模拟软件,saber是使用面最广也是最为专业的软件之一。虽然使用saber的人群庞大,但并不意味着其他仿真软件的仿真能力不足,simulink仿真也是非常专业的一种...
来自
仿真|by
银火虫 |发表时间 2016-05-31
|0个回复
-
Saber功能强大,但很多朋友在使用过程中都会遇到卡顿的现象。卡顿现象的产生有可能是优于电脑配置较低造成的,但在大多数情况下的卡顿是由于硬盘空间在短时间被仿真数据大量占用造成的。在...
来自
仿真|by
银火虫 |发表时间 2016-06-04
|0个回复
-
saber是目前世界上最专业的电路仿真软件之一,其能够最大程度上的对电路设计进行模拟,通过这种方式来避免实体电路搭建完毕后再发生错误导致的时间与成本的浪费。与其庞大功能相对的,就是...
来自
仿真|by
银火虫 |发表时间 2016-06-04
|0个回复
-
Saber是目前电子设计领域当中应用较为广泛的也是功能最为全面的仿真软件之一。但对于新手来说,在Saber软件的使用过程中总会遇到这样或那样的问题,阻碍设计与学习。在本文中,小编特...
来自
仿真|by
银火虫 |发表时间 2016-06-06
|0个回复
-
仿真刚入门,有个问题一直困惑着,在培训的路上,经常看到很多资料,对信号仿真的时候,看到的用眼图的结果来说明问题。请问各位高手大神,仿真时,在什么情况下,...
来自
仿真|by
银火虫 |发表时间 2016-06-08
|0个回复
-
摘要:采用MATLAB辅助DSP程序的开发和调试,能加快DSP应用程序的开发。实时数据交换(RTDX)为设计、验证DSP算法提供了一个快速、方便的解决方案。本文对RTDX的工作原理...
来自
仿真|by
银火虫 |发表时间 2016-06-12
|0个回复
-
proteus仿真时出现两个错误 第一个Cannot open 'C:\User\***\AppDate\Local\Temp\LISA4832.SDF'第二个是Si...
来自
仿真|by
永不止步步 |发表时间 2016-10-29
|0个回复
-
Pspice现在是集成到Cadence中的一个电路仿真工具,能通过Pspice模型的原理图仿真电路的输出结果。其大致步骤是:
1. 创建仿真工程
执行菜单命令File->...
来自
仿真|by
永不止步步 |发表时间 2017-02-17
|0个回复
-
今天直接用modelsim建立工程仿真某个verilog文件,比较特殊的地方是,dcfifo属于原语调用的方式,如下图
当用quartus调用modelsim...
来自
仿真|by
永不止步步 |发表时间 2017-02-18
|0个回复
-
SEED-XDS510仿真器报错:this error was generated by TI's USCIF driver解决办法汇总
使用的合众达510仿真器,安装完仿真器驱...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
TMS320F206(以下简称F206)是C2XX系列DSP中的一个产品,其独有的片内32KB的闪速存储器FLASH使其仿真调试与众不同。F206带有程序、数据和I/O三个相互独立...
来自
仿真|by
永不止步步 |发表时间 2017-03-17
|0个回复
-
主要步骤:1.建立工程new->New project Wizard2.输入verilog文件new->verilog hdl file
来自
仿真|by
永不止步步 |发表时间 2017-03-23
|0个回复
-
操作系统: WinXP 32bit
仿真器: SEED-XDS560 Plus
开发环境: CCS 5.2
目标处理器: TMS320 C6727
############...
来自
仿真|by
一见钟情 |发表时间 2017-09-21
|0个回复