Xilinx FPGA之VGA驱动ColorBar显示
时间:09-27 13:45 阅读:1265次
*温馨提示:点击图片可以放大观看高清大图
简介:如图所示,本实例需要用户自己准备好一台VGA显示器和相应的VGA线,VGA线用于连接SF-SP6开发板的J1插座和显示器。FPGA内部产生ColorBar以及VGA时序用于驱动显示器显示。
1功能简介
如图所示,本实例需要用户自己准备好一台VGA显示器和相应的VGA线,VGA线用于连接SF-SP6开发板的J1插座和显示器。FPGA内部产生ColorBar以及VGA时序用于驱动显示器显示。

Vga的驱动大体如图所示。

2模块划分
本实例模块划分如图所示。
●Vga_controller.v模块产生ColorBar和VGA时序。
3板级调试
连接好下载线,给SP6开发板供电。
打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。
工程代码中默认的显示分辨率为800*600,如图所示,可以看到显示器上出现以绿色为边界轮廓的8原色ColorBar。
