-
FPGA普遍用于实现数字电路模块,基本上能实现所有的数字电路,传统的数字功能模块,以及客户产品特定需求的数字处理模块。FPGA...
来自
DSP|by
一见钟情 |发表时间 2017-10-24
|0个回复
-
DSP适用于系统较低取样速率、低数据率、多条件操作、处理复杂的多算法任务、使用C语言编程、系统使用浮点。)适合于较低采样速率下...
来自
DSP|by
一见钟情 |发表时间 2017-10-24
|0个回复
-
一、 怎样规划你的毕业后的人生 我今年39岁了, 25岁研究生毕业,工作14年,回头看看,应该说走了不少的弯路,有一些经验和教训。现在开一个小公司,赚的钱刚够养家...
-
这些日子我一直在写一个实时操作系统内核,已有小成了,等写完我会全部公开,希望能够为国内IT的发展尽自己一份微薄的力量。最近看到很多学生朋友和我当年一样没...
-
节约成本
现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧。点评:市场上不存在5K的阻值,最接近的是 4.99K(精度1%),其次是5.1K(精度...
-
吸取了上次制板的经验教训,新版本的DM8168又出炉了。。。
第一层:电源、DM8168、DDR3、FPGA、CPLD、Nandflash、USB、以太网、SATA、JTAG等。...
-
伴随着单片机的发展历程,8位,16位,32位变化的过程,是一个高度集成的过程。
硬件的设计考虑永远与软件分不开,首要分析器件本身的特性,存储技术和容量选择、I/O引脚、片上外设、...
-
我们知道AM5728/AM57XX系列芯片支持使用openCL来调用DSP,因此可以通过openCL硬件加速来提升算法效率,降低 CPU使用率.openCL是一个为异构系统编写程序...
-
一、嵌入式系统的分层与专业的分类
嵌入式系统分为4层,硬件层、驱动层、操作系统层和应用层。
1.硬件层
&...
-
1、BU-61580有“缓冲”和“透明”2种存储模式,前者使用BU-61580内部4Kx16bit缓冲区,后者使用外部RAM作为数据...
-
经常有人将CC2430的Debug接口与目前51中常见的串口ISP混为一谈,更有人将其与FPGA中常见的JTAG扯在一起,下面作一简要对比说明其不同:
1、JTAGJTAG的接口...
-
(1)获取资料
购买有关书籍,并到杭州利尔达公司网站和TI网站获取资料,例如,在网上可以找到FET使用指导、MSP430 ...
-
题外话:
总感觉“年轻人”在字面上不准确,本人更喜欢用“年青人”
同时又感觉“青年人”的现实处境很诡异,...
-
FPGA成长之路第一篇!
学习FPGA几个月以来 第一篇文章,我不擅长文字表达;就直奔主题了。
今天快下班闲来无事,在写一个点亮数码管的代码,手一抖,突然把编辑区...
-
在一个always语句中,如果出现不同级的优先级判断时,一般大家采用if........else if........else.....等,这种思维通常是软件编程的思想。对于FPG...
-
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
-
l 打破流水线可以优化在流水线设计中各级流水用于复制逻辑的面积。
l 当共享逻辑远远大于控制逻辑的时候,则控制可以用于指导逻辑重用。
l 对...
-
近期项目的板卡焊接回来,开始进行硬件调试。在调试FPGA最小电路能否正常工作的时候,出现了这样一个问题:用JTAG烧写器往FPGA中烧写配置文件的时候,文件可以正常烧写,但是FPG...
-
FPGA使用的越来越广泛,除了可用于设计控制电路以为,数字信号处理电路更是FPGA的强项和难点。个人可以说才刚刚入门FPGA设计,也做过一些数字信号处理方面的电路设计,记录下个人心...
-
Xilinx的FPGA设计有一套自己的开发工具——ISE。ISE功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...