-
用CADENCE的Allegro进行Layout设计,遇到多次卡顿的现象了。
具体现象是这样的,在进行一些个人认为没有问题的操作时,不知道从哪一步开始软件运行十分卡顿,例如:从某...
-
覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提...
-
Cadence Allegro 网表成功导入,准备布局布线,把器件的飞线打开,预估一下器件间的网络连接关系,却发现很凌乱有木有,电源、地网络鼠线显示的一堆,非常碍眼。
其实电...
-
在PCB设计中,布线是完成产品设计的重要步骤,PCB走线的好坏直接影响整个系统的性能,布线在高速PCB设计中是至关重要的。布线的设计过程限定高,技巧细、...
-
PCB敷铜处理经验分享
覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜...
-
1、如何选择 PCB 板材?
选择 PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线...
-
在设计PCB时,我逐渐发现存在一些问题,不太清楚,请各位指点一下:
1、电路板中从外部接入的直流电源,例如DC12v,是模拟电源吧?那应该使用模拟地咯?
2、通过电源芯片转换得...
-
平板电容在PCB中的作用
平板电容与普通电容有什么区别,普通电容在pcb中起到滤波去耦作用,如果pcb中引入平板电容会带来什么后果,为什么
------------...
-
单位换算
1mil = 0.0254 mm
1mm = 39.3701 mil
默认情况下我们更倾向于使用mil单位绘制PCB板。
1 新建工程,...
-
电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。总的来说叠层设计主要要遵从两个规矩:
1. 每个走线层都必须有一个邻近的参考层(电...
-
作为一个电子工程师,设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作...
-
使用Allegro时需要批量复制net属性是GND或是其它属性的Via:
批量选中Via后点击Copy或'Shift+F5'
然后完成复制,如图:
复制完,我们可能发现,...
-
在调试设备过程中遇到一个问题,现象是在单独测试测量单元时,测量数据的精度完全能够满足要求,而将测量单元与设备整体进行连接后,测量值就开始上下跳动,跳动范围已经远远超出了可接受范围。...
-
硬件测试过程:
1、首先断电情况下测量是否有短路发生,可以测电源正负极,以及极性电容两端是否有短路。
2、没有短路的情况下,可以上电了,测试器件的vcc和GND...
-
前年的时候因为要搞一个Wifi方案,接触了下STM32F103,后来有更简约的Wifi方案,也就没有深入实践STM32了。最近在弄一个STM8S103F的项目,这货真是便宜,量产型...
-
问题:
我用USB转TTL小板给STC89C52RC单片机烧写程序,将小板的RX连单片机的TX(P3.1),小板的TX连单片机的RX(P3.0),GND接GND,连...
-
之前做的板子用的4线JTAG,一直是可以烧写程序的。最近要改板子,由于4线JTAG太占面积,所以打算换成2线JTAG。但是在调试的过程中却出现了 Could not find de...
-
以下内容必须一字一句不差的认真阅读并实验,否则无助于解决问题。
使用USB下载线和STC-ISP下载软件的时候总会出现下载失败的问题,这次对我出现的下载失败现象和可能...
-
电路中常用DB9形式连接,管脚定义为2(RXD)、3(TXD)、5(GND)。因此现在都把RS232接口叫做DB9。
市场上把公头的接...