-
l&nbSP; 打破流水线可以优化在流水线设计中各级流水用于复制逻辑的面积。
l&nbSP; 当共享逻辑远远大于控制逻辑的时候,则控制可以用于指导逻辑重用。
l&nbSP; 对...
-
task在综合的时候不能带有时序控制,它里面的变量都是局部变量,如果想用task持续的改变一个变量,需要在他的外部定义一个全局变量。SPan>SPan>
例如:SPa...
-
我以前做了一块SPartan6LX45的开发板,配置电路如下图,由于产品化的需要将开发板精简,只是对M0和M1的连接做了修改,以前使用跳线选择,方法和xilinx的SP601、SP...
-
近期项目的板卡焊接回来,开始进行硬件调试。在调试FPGA最小电路能否正常工作的时候,出现了这样一个问题:用JTAG烧写器往FPGA中烧写配置文件的时候,文件可以正常烧写,但是FPG...
-
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx ISE中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
-
FPGA使用的越来越广泛,除了可用于设计控制电路以为,数字信号处理电路更是FPGA的强项和难点。个人可以说才刚刚入门FPGA设计,也做过一些数字信号处理方面的电路设计,记录下个人心...
-
Xilinx的FPGA设计有一套自己的开发工具——ISE。ISE功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...
-
WIDTH=64;这里将一副64*64bmp格式的灰度图数据做成.mif文件以便FPGA可以方便的读进RAM。
bmp前54字节是位图文件头和位图信息头,我们要提取的是54字节后...
-
在ISE14.2中使用IP核,在Core Generator中新建工程,选用Virtex-5的板子,型号为xc5vlx110t-1ff1136,然后找到DSP48 marco,配置...
-
昨晚项目调试的时候遇到一个问题:SPan>
&nbSP;
输入SPan>IQSPan>交织、有符号SPan>的复信号,时序是:SPan>
iq_data&...
-
背景:用FPGA扩展5个100M以太网,5片PHY的MDC和MDIO并联在一起,读PHY的ID号错误。&nbSP;
1.电源,时钟都正常,原理图没有复位信号,飞线到FPGA软件复...
-
Error:&nbSP;SPan>
Can't launch the ModelSim-Altera software -- the path to the location...
-
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartusII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...
-
第一个问题是,SDRAM上电后默认存储的是什么数据?随机数据吗?通过实验似乎是随机数据,如下图所示
&nbSP;
但是在调试的时候发现一个比较有趣的问题是,当电路板掉电后重...
-
http://www.eeskill.com/article/id/38054&nbSP;就是这篇文章
-
这是刚开始学习FPGA时候,积累的一点资料。
具体如下,其实作者强调了在用FPGA做设计的时候,要注意同步设计,盲目的使用
信号做时钟,在时序分析上有很大问题,隐含着很大风险。...
-
在FPGA中,边沿检测电路中,都用的是时钟上升沿。满足触发器的建立与保持时间吗?&nbSP;
always@(posedge clk)
begin
b<=a;
c&l...
-
做时钟测试的时候,写了个程序控制两个LED灯每隔200ms交替闪烁,但明显感觉led并不是按照200ms交替闪烁的,有时会顿一下有时会很快的交替,这是什么问题啊?SPan>
-
原Verilog程序如下:
wire [22:0] Total_Max;
reg &nbSP;[23:0] Mixed_Max;
wire [23:0] overflow_e...
-
上周没有定下任务,于是看看文档,累了就把尘封多时的altera的FPGA和CPLD拿出来玩玩。由于一直用的是xilinx的芯片,用的都是ISE或vivado,好久没用的quartu...