用的是MSP430g2553./*实验板MSP-EXP430G2 * 利用定时器编写PWM电路,驱动LED,并可以通过按键调节亮度
求意见
上电后的效果,图中是第八号选手抢答
实物图
原理图
来自
毕业设计|by
期待 |发表时间 2015-09-23
|0个回复
1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流 流向。简述单片机应用系统的设计原则。(仕兰微面试题目)
2、画出8031与2716...
if(clk_bps) begin &...
在一个always语句中,如果出现不同级的优先级判断时,一般大家采用if........else if........else.....等,这种思维通常是软件编程的思想。对于FPG...
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
//------------------- //18B20驱动程序 by zmz // 2008.4.19 //-------------------...
昨晚,在用Quartus II对工程进行编译时,遇到了一个错误问题,足足让我想了10秒钟。如果是以前,一两秒就想到。看来是时间太长了,有点忘记了。说不定...
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx Ise中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
Xilinx的FPGA设计有一套自己的开发工具——Ise。Ise功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...
WIDTH=64;这里将一副64*64bmp格式的灰度图数据做成.mif文件以便FPGA可以方便的读进RAM。
bmp前54字节是位图文件头和位图信息头,我们要提取的是54字节后...
在Ise14.2中使用IP核,在Core Generator中新建工程,选用Virtex-5的板子,型号为xc5vlx110t-1ff1136,然后找到DSP48 marco,配置...
昨晚项目调试的时候遇到一个问题:
输入IQ交织、有符号的复信号,时序是:
iq_data&...
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartusII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...
这是刚开始学习FPGA时候,积累的一点资料。
具体如下,其实作者强调了在用FPGA做设计的时候,要注意同步设计,盲目的使用
信号做时钟,在时序分析上有很大问题,隐含着很大风险。...
在FPGA中,边沿检测电路中,都用的是时钟上升沿。满足触发器的建立与保持时间吗?
always@(posedge clk)
begin
b<=a;
c&l...