-
win7_64位的环境中,OrCAD原理图利用虚拟打印成打成PDF格式时,会惊奇的发现如下的情景:
解决上述问题的办法为:Options->Preferences
...
-
在FPGA中使用软核做嵌入式开发,有时我们会非常在意其编译后的代码体积大小,毕竟通常情况下,Microblaze都不是直接运行在DDR当中,而是运行在FPGA内部的LocalBRA...
-
(1) 在元器件的布局方面,应该把相互有关的元件尽量放得靠近一些,例如,时钟发生器、晶振、CPU的时钟输入端都易产生噪声,在放置的时候应把它们靠近些。对于那些易产生噪声的器件、小电...
-
一、EDA技术的特点
1.现代化EDA技术大多采用“自顶向下(Top-Down)”的设计程序,从而确保设计方案整体的合理和优化,避免“自底向上...
-
一、原理图常见错误(1)ERC报告管脚没有接入信号:a. 创建封装时给管脚定义了I/O属性;b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;c. 创建元件时p...
-
Cadence16.5最新破解教程
Cadence是一个功能强大的电路设计软件,功能上没得说,就是安装是个大问题。很多人安装好多遍都无法成功,最后不得不清理注册表,甚至重装系统。...
-
最近在用modelsim对设计进行仿真的过程中发现了一个非常有趣的问题。接下来,让我们跟随着一个设计的仿真来发现问题的原因所在。首先,以调用基于IP核的加法器为例。加法器IP核的参...
-
一位同事负责布的一块步进电机驱动板,性能指标老是达不到文档提到的性能,虽然能用,大电流丢步,高速上不去,波形差,在深入分析之后发现违背了一些PCB布线的基本原则,修改之后性能就非常...
-
接地无疑是系统设计中最为棘手的问题之一。尽管它的概念相对比较简单,实施起来却很复杂,遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取得良好效果,但如果在某些细节上处理不...
-
星型接地
“星型”接地的理论基础是电路中总有一...
-
想请教几个有关时钟概念的问题。1. 一个 16-bit ,可支持 1Msps 数据输出的 ADC,需要的时钟是不是 16MHz?而且必须是 16MHz 才能达到1Ms...
-
keepout和Mechanical:
用protel 99或是dxp系列软件设计的工程师,一定要注意在画线的时候不论画在那一层,在线的属性选项中一定不要随便把keepout选项...
-
问题1:
在做一个项目时,发现该项目(主要才用原理图设计)可以在Quartus 9.0版本上编辑,但是无法编译通过,表现在会提示一个弹窗的错误,选择no可以继续进行,...
-
在本学期短短5周的EDA学习中,我初步对这一新的领域有了一个较为系统的理解,也为我的专业学习打开了一个新的思路,那就是电子设...
-
矩量法将连续方程离散化为代数方程组,既适用于求解微分方程,又适用于求解积分方程。他的求解过程简单,求解步骤统一,应用起来比较方便。然而需要一定的数学技巧,如离散化的程度、基函数与权...
-
FDTD用有限差分式替代时域麦克斯韦旋度方程中的微分式,得到关于场分量的有限差分式,针对不同的研究对象,可在不同的坐标系中建模...
-
将有限元法移植到电磁工程领域还是二十世纪六七十年代的事情,它比较新颖。有限元法的优点是适用于具有复杂边界形状或边界条件、含有复...
-
CST的Microwave Studio,大家一直以为它是采用FDTD方法进行仿真,其实它是时域积分法(FITD),当然其实两...
-
1.Proteus 7.8下载:
链接:http://yunpan.cn/cQ4Rd2J4ucHg6
访问...
-
Proteus8.0完美安装加破解,含安装视频教程
链接:http://pan.baidu.com/s/1gdJBCLt
密码:0cwb