-
本文介绍了Verilog HDL高级语法结构―函数(function)
05-14 11:53by
畅学e 1203次查看
-
本文将专门讨论高速设计中的时序分析及其仿真策略。
-
本文介绍了PCB的电磁兼容性设计
05-14 11:21by
畅学e 1896次查看
-
本文介绍了直角走线,差分走线,蛇形线三种特殊走线技巧
05-14 11:20by
畅学e 1625次查看
-
通常IC仅通过电容来达到去耦的目的,因为电容并不理想,所以会产生谐振。本文介绍了高速PCB设计--IC的去耦
-
本文从IP开发和集成两个方面入手,重点阐述了IP的基本特征,IP的设计流程及设计中的关键技术
05-14 10:56by
畅学e 1033次查看
-
本文介绍探讨退耦电容电路设计的所遇到的一些问题的解决办法及注意事项
-
进入电子设个世界,PCB是少不了的东西,刚开始画板子的时候(2009),感觉好神奇。那个时候用的是Altium Designer Summer 08 ,现在用的是Altium Designer Wi...
-
本文介绍了Verilog代码可移植性设计
-
印刷板作为电子设备的基础部件,使用中同样存在电场和磁场,有电、磁场存在就有电磁兼容问题,尤其是现代电子设备中大量采用数字电路、高速逻辑电路,信号的传输速度大大提高,这也增大了引起电磁辐射和受电磁干扰...
-
文章主要是讨论和分析开关电源印制板布线原则、开关电源印制板铜皮走线的一些事项、开关电源印制板大电流走线的处理以及反激电源反射电压的一个确定因素等方面,解决铝基板在开关电源中的应用、多层印制板在开关电...
-
随着电路板设计变得越来越复杂,电磁兼容规范发展得愈来越严格,在设计阶段的初期就寻求解决办法是很有必要的。软件仿真包,尤其当其与广泛使用的布线工具的有效接口的共同使用,在产品开发过程中有非常重大的意义...
-
本文介绍了Altera BGA 封装及pcb走线设计的一些注意事项
-
本文介绍了分频器的verilog HDL描述
-
所谓的边沿检测,就是对输入信号的上升沿和下降沿的检测。本文介绍了VHDL实现边沿检测技术
05-14 10:01by
畅学e 4548次查看
-
本文介绍了Verilog阻塞与非阻塞赋值的区别
05-14 09:58by
畅学e 1111次查看
-
要想在FPGA的世界里随心所欲的进行有符号运算,必须先对补码有一个很好的认知,本文介绍了Verilog中的补码计算
05-14 09:52by
畅学e 1159次查看
-
介绍了Nano2 USB-24LC64电路图错误修正