-
对于电子工程师来讲,尤其是硬件工程师,必须能够看懂并且认真分析每个元器件的spec,这对于设计电路系统来说至关重要。对于画封装来说,对于芯片外围尺寸的分析,定位布局好硬件设计板的关...
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
-
Cadence Allegro PCB Editor 如何导出封装库 复用现有PCB板上的封装库 将偷懒进行到底
Cadence Allegro PCB Edito...
-
1、如何选择 PCB 板材?
选择 PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB...
-
关于出现 Protel 99 SE 'Format '%x' invalid or incompatible with argument' 的分析。
之前在笔记本上从来没出现过这...
-
许多软硬结合板已经用一般软板材料进行堆叠,包含压克力结合片、涂装黏着剂等。这些软板时常是以聚醯亚胺为基材,但是其它介电质如:FEP铁氟龙、Aramid ...
-
为满足当今苛刻的技术标准,PCB印制电路板表面状态是个极为关键的因素。因此,各国制造商花费大量的时间和金钱,采用去毛刺、清洁、刷光和研磨等手段来调整金属...
-
如下图,都是同一网络的,为何有GAP ?
而且这种设计多为地网络,为什么?是电磁兼容的考虑?
把缝隙填实铜不是更好吗?
求教求教各位大侠!
-
屏蔽壳常用于保护微波印刷电路板。屏蔽壳在保护PCB免受环境影响的同时,也会改变电路的电气性能。如果了解屏蔽壳的影响以及如何预测这些影响,就能提高大多数现代计算机辅助工程(CAE)仿...
-
一、FPC覆盖膜贴合时遇到的问题点:
1.焊盘被遮盖,导致焊接效果不佳;
2.贴合漏线:由于焊盘密集,而线路又复杂,所以在设计上很难有将...
-
目前有两种典型的工艺流程,一种是考虑与其他元件的SMT配,首先是锡膏印刷,然后贴装CSP,回流焊接,最后如果要求底部填充,还需进行底部填充工艺,如图1所示。为了避免“桥...
-
网上找了一个延时函数源码,想分析
生成的原理图是这样的
有没有办法生成具体与或非门电路连接的原理图,如果不能,该如何...
-
单位换算
1mil = 0.0254 mm
1mm = 39.3701 mil
默认情况下我们更倾向于使用mil单位绘制PCB板。
1 新建工程,...
-
工具: PADS 9.3
原理图:DxDesigner
主要任务: 1、建新原理图; 2、基本工程配置; 3、加页边框; 4、新建symbol文件; 5、添加元件;...
-
一、QFN封装PCB设计基本介绍
QFN(Quad Flat No Lead)是一种相对比较新的IC封装形式,但由于其独特的优势,其应用得到了快速的增长。QFN是一种无引脚封装,...
-
模拟信号尤其是类似0~数十MHz video信号宽带电路时,电路图上详细标示信号的流动路径与组件位置非常重要。图1 是电流复归型video 用OP 增幅器HA-5020 构成的影像...
-
在整个生产流程中,有很多的控制点,有一丁点的不小心,板子就会坏掉,电路板厂PCB质量问题是层出不穷的,这点也是一...
-
干膜法镀镍金板一直存在线边掉金问题,不良率一直较高,而掉金丝问题过程检验难以发现,需要到电测进行开短路测试时才能发现异常板,如果在 电路<...
-
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形...