-
射频电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则...
-
工具: PADS 9.3
原理图:DxDesigner
主要任务: 1、建新原理图; 2、基本工程配置; 3、加页边框; 4、新建symbol文件; 5、添加元件;...
-
电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。总的来说叠层设计主要要遵从两个规矩:
1. 每个走线层都必须有一个邻近的参考层(电...
-
在为非功能性或不良性能电路排除故障时,工程师通常可运行仿真或其它分析工具从原理图层面考量电路。如果这些方法不能解决问题,就算是最优秀的工程师可能也会被难住,感到挫败或困惑。我也曾经...
-
一、QFN封装PCB设计基本介绍
QFN(Quad Flat No Lead)是一种相对比较新的IC封装形式,但由于其独特的优势,其应用得到了快速的增长。QFN是一种无引脚封装,...
-
传输线效应普遍存在于有缺陷高速电路PCB中,其含义为高频电磁波在导电介质中传输时发生的信号发射、干涉、振铃效应、天线效应、衰减、叠加等信号畸变的现象。解决传输线效应的一个有效方法是...
-
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最...
-
模拟信号尤其是类似0~数十MHz video信号宽带电路时,电路图上详细标示信号的流动路径与组件位置非常重要。图1 是电流复归型video 用OP 增幅器HA-5020 构成的影像...
-
使用Allegro时修改shape的网络节点方法:
①选择shape->Select Shape or Void/Cavity
②选择要修改的shape
③点击(....
-
在整个生产流程中,有很多的控制点,有一丁点的不小心,板子就会坏掉,电路板厂PCB质量问题是层出不穷的,这点也是一...
-
干膜法镀镍金板一直存在线边掉金问题,不良率一直较高,而掉金丝问题过程检验难以发现,需要到电测进行开短路测试时才能发现异常板,如果在 电路<...
-
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形...
-
这里有131条PCB Layout设计规范!想了解更多PCB的同仁们,不妨好好看看这篇文章,一定能给你带来满满收获!
-
前年的时候因为要搞一个Wifi方案,接触了下STM32F103,后来有更简约的Wifi方案,也就没有深入实践STM32了。最近在弄一个STM8S103F的项目,这货真是便宜,量产型...
-
24Cxx系列EERPOM芯片与时钟芯片PCF8563都属于I2C接口,本文讨论的是关于他们两种芯片共用一组I2C接口时的情况。如果各用一组I2C接口,就用不着下面讲的内容了。
...
-
在很多时候,我们需要监听串口通信数据,CommMonitor串口监控是一款非常不错的串口监听工具,但在有些系统中会出现数字签名的错误问题,如下图:
这个问...
-
很多时候我们需要实现设备的开关机,而比较常用的方法有硬件开关的开关机和纯粹的软件开关机。硬件开关机一般都是用拨码式的硬件开关实现,缺点是占用空间比较大,外观不美观。而单纯的软件开关...
-
/**************************************************************************************
*...
-
伴随着单片机的发展历程,8位,16位,32位变化的过程,是一个高度集成的过程。
硬件的设计考虑永远与软件分不开,首要分析器件本身的特性,存储技术和容量选择、I/O引脚、片上外设、...
-
通过数字IO口对电容充放电,读取高低电平变化的时间来判断模拟量的值。硬件成本有要求,精度不是很高的情况下可以参考一下。C代码。
/*
项目:数字IO口取ADC值
...